一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,包括發(fā)射線圈、接收線圈和探測(cè)信號(hào)處理電路和人機(jī)交互模塊,其特征在于,所述的探測(cè)信號(hào)處理電路包括DSP、FPGA模塊、D/A模塊、A/D模塊、濾波放大模塊和乘法器,所述的接收線圈、乘法器、濾波放大模塊、A/D模塊和FPGA模塊依次連接,所述的FPGA模塊通過D/A模塊分別連接發(fā)射線圈和乘法器,所述的DSP分別與人機(jī)交互模塊、FPGA模塊以及濾波放大模塊連接; 金屬探測(cè)門可通過探測(cè)信號(hào)處理電路進(jìn)行檢測(cè)參數(shù)的自動(dòng)設(shè)定,該自動(dòng)設(shè)定的具體過程為:FPGA模塊作為DDS信號(hào)發(fā)生器產(chǎn)生發(fā)射信號(hào)和載波信號(hào),發(fā)射信號(hào)通過D/A模塊進(jìn)行數(shù)模轉(zhuǎn)換后由發(fā)射線圈進(jìn)行發(fā)射,載波信號(hào)通過D/A模塊進(jìn)行數(shù)模轉(zhuǎn)換后輸入至乘法器;當(dāng)檢測(cè)目標(biāo)通過時(shí),接收線圈接收產(chǎn)生偏移的檢測(cè)信號(hào),與輸入至乘法器的載波信號(hào)相乘得到合成信號(hào),該合成信號(hào)依次經(jīng)濾波放大模塊和A/D模塊后得到直流信號(hào),輸入至FPGA模塊,由DSP進(jìn)行數(shù)據(jù)處理,獲取可以減少產(chǎn)品效應(yīng)的信號(hào)相位值和濾波放大模塊增益值,保存于人機(jī)交互模塊內(nèi),DSP根據(jù)信號(hào)相位值控制FPGA產(chǎn)生載波信號(hào)和發(fā)射信號(hào),根據(jù)濾波放大模塊增益值調(diào)整濾波放大模塊的增益。 2.根據(jù)權(quán)利要求1所述的一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,其特征在于,在進(jìn)行自動(dòng)設(shè)定時(shí),所述的FPGA模塊先后產(chǎn)生兩個(gè)正交的載波信號(hào),分別與接收線圈接收到的信號(hào)進(jìn)行相乘,經(jīng)濾波放大模塊得到兩個(gè)直流信號(hào),所述的兩個(gè)直流信號(hào)通過DSP進(jìn)行比較后,將較大的直流信號(hào)經(jīng)A/D模塊輸入至FPGA模塊。 3.根據(jù)權(quán)利要求1所述的一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,其特征在于,DSP進(jìn)行數(shù)據(jù)處理的具體過程為: 1)獲取直流信號(hào)的幅值D,將該直流信號(hào)的幅值D與DSP預(yù)設(shè)的第一閾值Vl和第二閾值V2比較,其中,Vl > V2,若D < V2,則執(zhí)行步驟2);若D > VI,則執(zhí)行步驟5);若V2 < D< VI,則執(zhí)行步驟6); 2)將直流信號(hào)D與一個(gè)小于第二閾值V2的第三閾值V3進(jìn)行比較,若D< V3,則執(zhí)行步驟3);若V3 < D < V2 ,則執(zhí)行步驟4); 3)調(diào)節(jié)濾波放大模塊的增益至最大值,再將直流信號(hào)D與第三閾值V3,若此時(shí)還存在D < V3,則將當(dāng)前的增益值保存于存儲(chǔ)器內(nèi),用于控制濾波放大模塊,結(jié)束自動(dòng)設(shè)定;若0 >V3,則返回步驟I); 4)提高濾波放大模塊的增益后返回步驟I); 5)降低濾波放大模塊的增益后返回步驟I); 6)調(diào)節(jié)FPGA模塊所輸出信號(hào)的相位,直至直流信號(hào)達(dá)到極小值,同時(shí)保存當(dāng)前信號(hào)相位值。 4.根據(jù)權(quán)利要求1所述的一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,其特征在于,所述的金屬探測(cè)門設(shè)有多個(gè)檢測(cè)區(qū)域,分別用于檢測(cè)目標(biāo)的不同部位,每個(gè)檢測(cè)區(qū)域設(shè)有獨(dú)立的發(fā)射線圈和接收線圈,所述的接收線圈通過選通開關(guān)與DSP連接,通過選通開關(guān)對(duì)各個(gè)接收線圈進(jìn)行獨(dú)立的開關(guān)控制。 5.根據(jù)權(quán)利要求1所述的一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,其特征在于,所述的人機(jī)交互模塊包括單片機(jī)、LED報(bào)警燈、存儲(chǔ)器、蜂鳴器、液晶屏和鍵盤,所述的LED報(bào)警燈、存儲(chǔ)器、蜂鳴器、液晶屏和鍵盤分別與單片機(jī)連接,該單片機(jī)連接DSP。 6.根據(jù)權(quán)利要求5所述的一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,其特征在于,所述的單片機(jī)和DSP之間采用MAX485串口連接。 7.根據(jù)權(quán)利要求1所述的一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,其特征在于,所述的接收線圈的繞線方式采用差分繞法。 8.根據(jù)權(quán)利要求1所述的一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,其特征在于,所述的FPGA模塊包括DSP通信單元、A/D控制與數(shù)據(jù)采集單元、D/A控制單元、載波相位控制單元、發(fā)射相位控制單元和正弦波產(chǎn)生單元,所述的DSP通信單元分別連接DSP、A/D控制與數(shù)據(jù)采集單元、載波相位控制單元、發(fā)射相位控制單元和正弦波產(chǎn)生單元,所述的載波相位控制單元和發(fā)射相位控制單元分別與正弦波產(chǎn)生單元連接,所述的D/A控制單元分別連接正弦波產(chǎn)生單元和D/A模塊,所述的A/D控制與數(shù)據(jù)采集單元連接A/D模塊; A/D控制與數(shù)據(jù)采集單元接收來自A/D模塊的數(shù)據(jù),并將該數(shù)據(jù)通過DSP通信單元發(fā)送至DSP進(jìn)行數(shù)據(jù)處理,處理得到的相位和頻率信息由DSP通信單元接收,其中頻率信息直接發(fā)送至正弦波產(chǎn)生單元,相位信息發(fā)送至載波載波相位控制單元和發(fā)射相位控制單元,由正弦波產(chǎn)生單元產(chǎn) 生對(duì)應(yīng)頻率和相位的正弦波,通過D/A控制單元發(fā)送至D/A模塊。 全文摘要 本發(fā)明涉及一種具有參數(shù)自動(dòng)設(shè)定功能的金屬探測(cè)門,包括發(fā)射線圈、接收線圈和探測(cè)信號(hào)處理電路和人機(jī)交互模塊,所述的探測(cè)信號(hào)處理電路包括DSP、FPGA模塊、D/A模塊、A/D模塊、濾波放大模塊和乘法器,所述的接收線圈、乘法器、濾波放大模塊、A/D模塊和FPGA模塊依次連接,所述的FPGA模塊通過D/A模塊分別連接發(fā)射線圈和乘法器,所述的DSP分別與人機(jī)交互模塊、FPGA模塊以及濾波放大
|